首页 > 范文大全 > 正文

一种基于LPC2102芯片的倍频器设计方案

开篇:润墨网以专业的文秘视角,为您筛选了一篇一种基于LPC2102芯片的倍频器设计方案范文,如需获取更多写作素材,在线客服老师一对一协助。欢迎您的阅读与分享!

摘要:设计用LPC2102实现倍频的硬软件,并通过Proteus进行仿真验证。结果表明:通过改变倍频数能够方便地实现不同倍频数的倍频功能。将仿真结果和理论计算的倍频最大输入频率进行对比。使用定时器T0的捕获功能实现对输入信号周期的测量,使用定时器T1的匹配功能产生倍频后的输出信号。通过将输入信号每2个上升沿为一组进行分组,测定输入信号周期只需1个周期。每组中在第二个上升沿中断中复位匹配定时器来消除误差累积,实现输入、输出信号同步。

关键词:

倍频器;LPC2102;最大输入频率;输入输出同步

中图分类号:TN771文献标识码:A文章编号:10053824(2013)06006103

0引言

对周期信号进行频率变换,将频率变大(倍频),或变小(分频),这在很多场合下应用。分频和倍频有多种实现方式,通过计数器对输入信号进行计数,计若干个脉冲产生一个输出脉冲就可实现。重点探讨相对较难实现的倍频在ARM上的实现方法。

3结语

本文设计了用LPC2102实现倍频的硬软件,并通过Proteus进行了仿真验证,结果表明通过改变倍频数能够方便地实现不同倍频数的倍频功能,并将仿真结果和理论计算的倍频最大输入频率进行了对比,仿真结果的最大输入频率小于理论计算值。使用定时器T0的捕获功能实现对输入信号周期的测量,使用定时器T1的匹配功能产生倍频后的输出信号。通过将输入信号每2个上升沿为1组进行分组,测定输入信号周期只需1个周期。每组中在第二个上升沿中断中复位匹配定时器来消除误差累积,实现输入、输出信号同步。

参考文献:

[1]潘群,蒋巍,严伟中.数字低频倍频器的设计与实现[J].常州工学院学报,2008,21(3):3537.

[2]陈晓龙.一种新型的可编程自适应数字频率倍频器[J].宇航计测技术,1995,15(3):2833.

[3]林霄舸,段尚枢,付景峰.一种低频高精度全数字化倍频器[J].哈尔滨工业大学学报,1995,27(3):109113.

[4]周立功.ARM嵌入式系统基础教程[M].北京:北京航空航天大学出版社,2008.

[5]张石.ARM嵌入式系统教程[M].北京:机械工业出版社,2008.

[6]黄涛,严普强.全数字化锁相倍频器的设计[J].清华大学学报:自然科学版,1990,31(2):6167.

[7]侯宝生.基于VHDL的数字倍频器设计[J].科学技术与工程, 2009,9(3):705707.

[8]余佳兵.新型可编程自适应数字倍频器[J].电子测量与仪器学报,1995,10(4):2429.

作者简介:

刘新红(1971),女,河南平顶山人,硕士,讲师,主要研究方向为通信电路与系统。